目標不止2025!英特爾公布“趕超三星臺積電”戰略:3D堆疊晶體管

目標不止2025!英特爾公布“趕超三星臺積電”戰略:3D堆疊晶體管
2021年12月13日 08:06 新浪科技

  新浪科技訊 北京時間12月13日早間消息,據報道,日前,美國電腦芯片巨頭英特爾旗下的“組件研究集團”對外公布了多項新技術,據稱可以在未來十年幫助英特爾芯片不斷縮小尺寸、提升性能,其中的一些技術準備將不同芯片進行堆疊處理。

  在美國舊金山舉辦的一次國際半導體會議上,該團隊通過多篇論文公布了上述新技術。

  過去幾年,在制造更小、更快速的芯片方面(所謂“X納米芯片”),英特爾輸給了中國臺灣的臺積電和韓國三星電子兩大對手;如今,英特爾正在千方百計重新贏得芯片制造領域的領導者地位。

  此前,帕特·基辛格(Pat Gelsinger)擔任英特爾信任首席執行官之后,推出一系列在2025年重新贏得優勢地位的商業發展規劃。而這一次該公司技術團隊推出了一系列“技術性武器”,幫助英特爾在2025年后一直保持技術優勢。

  據報道,傳統的芯片制造都是在二維方向上,在特定面積內整合更多晶體管。英特爾技術團隊提出了一個新的技術突破方向,那就是在三維方向上堆疊“小芯片”(或“芯片瓦”),從而在單位體積內整合更強大的晶體管和計算能力。該公司展示的技術顯示,可以在相互疊加的小芯片上實現十倍于傳統數量的通信連接管道,這也意味著未來小芯片一個疊加在另外一個“身上”的空間很廣闊。

  半導體上最重要、最基本的組件是晶體管,它們相當于一個開關,代表數字邏輯體系的“1”或“0”狀態。英特爾在這次大會上公布的一項可能是最重要的研究成果,正好展示了一種相互堆疊晶體管的新技術。

  英特爾技術團隊表示,通過晶體管堆疊技術,可以使得在單位尺寸內整合的晶體管數量增長三成到五成。單位面積的晶體管數量越多,半導體的性能也就越強大,這正是全球半導體行業在過去50多年時間里不斷發展的最重要原因和規律。

  在接受新聞界采訪時,英特爾“組件研究集團”總監兼高級工程師保羅·費舍爾(Paul Fischer)表示,通過把半導體零組件一個堆疊在另外一個身上,英特爾技術團隊可節省芯片空間,“我們正減少芯片內部連接通道的長度,從而節省能耗,這樣不僅提高芯片成本效益,更能增強芯片性能?!?/p>

英特爾芯片
新浪科技公眾號
新浪科技公眾號

“掌”握科技鮮聞 (微信搜索techsina或掃描左側二維碼關注)

創事記

科學探索

科學大家

蘋果匯

眾測

專題

官方微博

新浪科技 新浪數碼 新浪手機 科學探索 蘋果匯 新浪眾測

公眾號

新浪科技

新浪科技為你帶來最新鮮的科技資訊

蘋果匯

蘋果匯為你帶來最新鮮的蘋果產品新聞

新浪眾測

新酷產品第一時間免費試玩

新浪探索

提供最新的科學家新聞,精彩的震撼圖片